1. Kondisi Rangkaian [kembali]
Percobaan 1 nomor 3
Buatlah rangkaian seperti gambar percobaan 1 dengan output 4 bit led dan seven segment dalam satu rangkaian
2. Rangkaian Simulasi [kembali]
Saat berlogika 0
Saat berlogika 14. Prinsip Kerja Rangkaian [kembali]
Rangkaian diatas merupakan rangkaian Asynchronous Binary Down Counter. Counter Asyncronous hanya flip-flop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.
Pada setiap komponen 74HC76 terdapat kaki yang masing-masing memiliki kegunaan yaitu pada kaki S untuk set, pada kaki R untuk reset yang berfungsi untuk mereset keluaran flip-flop menjadi berlogika 0, kaki J dan K merupakan input sedangkan Q dan Q' berfungsi sebagai output flip-flop. Pada BCD kaki kakinya memiliki fungsi yaitu Kaki A B C D merupakan input, kaki RBI berfungsi sebagai masukan kontrol Riple Blanking input, kaki LT berfungsi sebagai kontrol Lamp Test, kaki BI/RBO berfungsi sebagai masukan kontrol Blanking Input atau Riple Blanking Output, kaki a-g berfungsi sebagai keluaran untuk penampil 7 segmen common anode.
Prinsip kerja rangkaian diatas yaitu:
Kondisi awal pada JK flip-flop ouputnya harus berlogika 0000. Pada saat sinyal pulsa masuk pada saat berlogika 1, kaki reset pada JK flip-flop A akan berlogika 1 sehingga QA pada JK flip-flop akan berlogika 1 sehingga led akan menyala, proses tersebut diteruskan ke JK flip-flop B, C, D, dimana QA menjadi clock pada JK flip-flop B dan QB menjadi clock JK flip-flop C dan QC menjadi clock JK flip-flop D, yang masing masing akan menghasilkan Q yang sama dengan 0. Jadi setelah pulsa pertama masuk, output DCBA = 1111. Pada saat pulsa kedua datang, maka JK flip-flop A akan berubah dari 1 ke 0, tetapi perubahan Q dari logika 0 menjadi 1 tidak mempengaruhi output pada JK flip-flop B, C, D, sehingga output DCBA = 1110. Demikian seterusnya sampai pulsa ke 15 setelah pulsa ke 15 output counter = 0001. Kemudian output counter DCBA akan kembali menjadi 0000 bila pulsa datang ke 16. Pada saat led hidup menandakan berlogika 1 sedangkan led mati menandakan berlogika 0. data 4 bit yang dihasilkan pada 4 buah JK flip-flop akan di teruskan ke kaki BCD sehingga akan mengeluarkan angka pada seven segmen.
Pada saat berlogika 0 maka kaki reset pada JK flip-flop akan otomatis berlogika 0 sehingga led akan mati dan seven segemen akan bernilai 0.
5. Link Download [kembali]
Download Rangkaian [ Klik Disini ]
Download Video [ Klik Disini ]
Tidak ada komentar:
Posting Komentar